加入日期: | 2022.11.15 |
---|---|
截止日期: | 2022.11.21 |
招標(biāo)業(yè)主: | 重慶郵電大學(xué) |
地 區(qū): | 重慶市 |
內(nèi) 容: | ******對(duì) ******RISC-V架構(gòu)CPU IP采購(gòu) 項(xiàng)目采用網(wǎng)上詢價(jià)方式進(jìn)行采購(gòu)。 歡迎符合資格要求并有供貨能力的供應(yīng)商踴躍報(bào)價(jià)。 一、項(xiàng)目名稱及數(shù)量 (項(xiàng)目總預(yù)算: ***,***.** 元) 包*(標(biāo)的物種數(shù):*) 包合計(jì):***,***.** 元 目錄/需求描述 采購(gòu)預(yù) |
關(guān)鍵詞: | CPU 大學(xué) |
目錄/需求描述 | 采購(gòu)預(yù)算(元) | 數(shù)量 | 小計(jì)(元) |
---|---|---|---|
目錄:
其他基礎(chǔ)軟件
需求描述
(一)CPU計(jì)算能力1、主頻:不低于200MHz@TSMC40nm ULP2、基礎(chǔ)指令集:支持RV32I/M/A/C/F/D/P等指令子集的配置組合3、浮點(diǎn)運(yùn)算能力:支持單精度、雙精度浮點(diǎn)指令4、DSP運(yùn)算能力:支持DSP指令集6、Cache:支持指令Cache7、CoreMark:不低于3 Coremark/MHz 8、擴(kuò)展指令:支持自定義指令接口(二)CPU接口部分及特性1、CPU 內(nèi)核接口:包含時(shí)鐘和復(fù)位接口、調(diào)試接口、外部中斷接口、擴(kuò)展指令接口、以及其他功能接口2、總線接口:支持32比特寬的標(biāo)準(zhǔn)AHB-Lite系統(tǒng)總線接口、支持32比特寬的指令局部存儲(chǔ)器(Instruction Local Memory,ILM)總線接口(支持標(biāo)準(zhǔn)的AHB-Lite或SRAM接口協(xié)議)3、調(diào)試接口:支持標(biāo)準(zhǔn)的四線JTAG和兩線JTAG調(diào)試接口4、休眠模式:支持WFI(Wait For Interrupt)與WFE(Wait For Event)進(jìn)入休眠模式。支持兩級(jí)休眠模式:淺度休眠與深度休眠。5、存儲(chǔ)器保護(hù)單元:支持可配置的存儲(chǔ)器保護(hù)單元(PMP)6、安全特性:可配置的安全(Security)特性(TEE)7、中斷特性:支持增強(qiáng)的內(nèi)核中斷控制器(三)軟件工具:1、編譯工具鏈:處理器核支持RISC-V標(biāo)準(zhǔn)的編譯工具鏈,以及Linux/Windows圖形化集成開(kāi)發(fā)環(huán)境(Integrated Development Environment,IDE)
|
¥199,800.00 | 1(件) | ¥199,800.00 |